Por favor, use este identificador para citar o enlazar este ítem:
http://hdl.handle.net/20.500.14076/1001
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Morales Villanueva, Aurelio Federico | - |
dc.contributor.author | Briceño Sánchez, Víctor Alfredo | - |
dc.creator | Briceño Sánchez, Víctor Alfredo | - |
dc.date.accessioned | 2013-09-04T17:34:30Z | - |
dc.date.available | 2013-09-04T17:34:30Z | - |
dc.date.issued | 2009 | - |
dc.identifier.uri | http://hdl.handle.net/20.500.14076/1001 | - |
dc.description.abstract | La presente tesis desarrolla la implementación de un analizador lógico de tiempos basado en un dispositivo de lógica programable FPGA de la familia Cyclone II por la empresa Altera Corporation. Para esto, nos basarnos en herramientas proporcionadas por Altera como son el Quartus II, el SOPC Builder usados para el desarrollo del Hardware, y el Nios II IDE usado para el desarrollo del firmware. La implementación fue realizada usando la tarjeta de desarrollo DE2 fabricada por la empresa Terasic Inc. Debido al uso de una tarjeta de desarrollo general algunos aspectos de un analizador lógico de tiempos no pudieron ser implementados como el circuito de adaptación de señales, limitándonos solo a analizar señales de niveles lógicos 3.3V-LVTTL. El analizador lógico de tiempos consta de 32 canales de entrada, funcionando a una velocidad de muestreo de 100 MHz y utiliza palabras de disparo de 32 bits con una máscara que nos permite hacer un análisis solo de los bits que nos interesan. Se han considerado tres posibilidades de disparo cuando la palabra es igual, mayor o menor a la palabra de disparo. Adicionalmente, se ha considerado la posibilidad de almacenar datos previos y posteriores al disparo, especificando la cantidad de datos que se requiera para cada caso. Los datos adquiridos serán almacenados solo en el caso de que el dalo actual sea diferente al dato anterior, la profundidad de canal es de 4 Kilo muestras. Aunque esto pueda parecer poco, si tomamos en cuenta que el dispositivo diseñado solo almacena datos cuando ocurre una variación, esto hará que solamente se almacenen los dalos diferentes y no una cantidad muy grande de elementos repetidos como en la mayoría de Analizadores Lógicos de Tiempo. | es |
dc.description.uri | Tesis | es |
dc.format | application/pdf | es |
dc.language.iso | spa | es |
dc.publisher | Universidad Nacional de Ingeniería | es |
dc.rights | info:eu-repo/semantics/restrictedAccess | es |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | es |
dc.source | Universidad Nacional de Ingeniería | es |
dc.source | Repositorio Institucional - UNI | es |
dc.subject | Analizadores lógicos | es |
dc.subject | Control lógico programable | es |
dc.title | Diseño e implementación de un analizador lógico digital usando un dispositivo de lógica programable | es |
dc.type | info:eu-repo/semantics/bachelorThesis | es |
thesis.degree.name | Ingeniero Electrónico | es |
thesis.degree.grantor | Universidad Nacional de Ingeniería. Facultad de Ingeniería Eléctrica y Electrónica | es |
thesis.degree.level | Título Profesional | es |
thesis.degree.discipline | Ingeniería Electrónica | es |
thesis.degree.program | Ingeniería | es |
Aparece en las colecciones: | Ingeniería Electrónica |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
briceno_sv.pdf | 50,2 MB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons
Indexado por: