Por favor, use este identificador para citar o enlazar este ítem: http://cybertesis.uni.edu.pe/handle/uni/996
Título : Diseño y simulación de un microprocesador de propósitos específicos (ASIP) utilizando el lenguaje de programacion VHDL
Autor : Piscoya Silva, Ulises Abdon
Palabras clave : Diseño electrónico;Microprocesadores;Microcontroladores
Fecha de publicación : 2006
Editorial : Universidad Nacional de Ingeniería. Programa Cybertesis PERÚ
URI Relacionado: http://cybertesis.uni.edu.pe/uni/2006/piscoya_su/html/index-frames.html
Resumen : En el presente trabajo se muestra el diseño de un microprocesador de propósitos específicos (ASIP) utilizando programación en VHDL y tomando como referencia los dispositivos de la empresa ALTERA . El programador del ASIP podrá utilizar este microprocesador y sus recursos de la manera que estime conveniente. - En el capitulo I se hacen los primeros planteamientos y descripciones del ASIP , se definen las instrucciones que se desean ejecutar y los ciclos de instrucción. - En el capitulo II se diseña el ALU (Unidad Aritmética y Lógica) del ASIP , además de ello se realiza una simulación de cada uno de los subsistemas del ALU. - En el capitulo III se desarrolla el diseño y simulación de los subsistemas de la unidad de control del ASIP. - En el capitulo IV se desarrolla el diseño y simulación de los subsistemas que forman la unidad de procesamiento , se definen los registros del ASIP , se diseña el decoder de instrucciones , se define el bus de datos , el bus de direcciones y el contador de direcciones. - En el capitulo V se hace el desarrollo de la arquitectura del ASIP . - En el capitulo VI se realiza el diseño y la simulación de los subsistemas que producen los saltos e interrupciones con pines externos del ASIP. En el capitulo VII se elabora un programa TEST para poder verificar y simular todas las instrucciones del ASIP. - En el capitulo VIII se realiza un reporte acerca de la grabación del programa TEST dentro del FLEX de altera .
URI : http://cybertesis.uni.edu.pe/handle/uni/996
Derechos: info:eu-repo/semantics/openAccess
Aparece en las colecciones: Ingeniería Electrónica

Ficheros en este ítem:
Fichero Descripción Tamaño Formato  
piscoya_su.pdf5,96 MBAdobe PDFVisualizar/Abrir


Los ítems de DSpace están protegidos por copyright, con todos los derechos reservados, a menos que se indique lo contrario.