Por favor, use este identificador para citar o enlazar este ítem:
http://hdl.handle.net/20.500.14076/996
Registro completo de metadatos
Campo DC | Valor | Lengua/Idioma |
---|---|---|
dc.contributor.advisor | Díaz Aliaga, Julio Teodosio | - |
dc.contributor.author | Piscoya Silva, Ulises Abdon | - |
dc.creator | Piscoya Silva, Ulises Abdon | - |
dc.date.accessioned | 2013-09-04T17:34:24Z | - |
dc.date.available | 2013-09-04T17:34:24Z | - |
dc.date.issued | 2006 | - |
dc.identifier.uri | http://hdl.handle.net/20.500.14076/996 | - |
dc.description.abstract | En el presente trabajo se muestra el diseño de un microprocesador de propósitos específicos (ASIP) utilizando programación en VHDL y tomando como referencia los dispositivos de la empresa ALTERA . El programador del ASIP podrá utilizar este microprocesador y sus recursos de la manera que estime conveniente. - En el capitulo I se hacen los primeros planteamientos y descripciones del ASIP , se definen las instrucciones que se desean ejecutar y los ciclos de instrucción. - En el capitulo II se diseña el ALU (Unidad Aritmética y Lógica) del ASIP , además de ello se realiza una simulación de cada uno de los subsistemas del ALU. - En el capitulo III se desarrolla el diseño y simulación de los subsistemas de la unidad de control del ASIP. - En el capitulo IV se desarrolla el diseño y simulación de los subsistemas que forman la unidad de procesamiento , se definen los registros del ASIP , se diseña el decoder de instrucciones , se define el bus de datos , el bus de direcciones y el contador de direcciones. - En el capitulo V se hace el desarrollo de la arquitectura del ASIP . - En el capitulo VI se realiza el diseño y la simulación de los subsistemas que producen los saltos e interrupciones con pines externos del ASIP. En el capitulo VII se elabora un programa TEST para poder verificar y simular todas las instrucciones del ASIP. - En el capitulo VIII se realiza un reporte acerca de la grabación del programa TEST dentro del FLEX de altera . | es |
dc.description.uri | Tesis | es |
dc.format | application/pdf | es |
dc.language.iso | spa | es |
dc.publisher | Universidad Nacional de Ingeniería | es |
dc.rights | info:eu-repo/semantics/restrictedAccess | es |
dc.rights.uri | http://creativecommons.org/licenses/by-nc-nd/4.0/ | es |
dc.source | Universidad Nacional de Ingeniería | es |
dc.source | Repositorio Institucional - UNI | es |
dc.subject | Diseño electrónico | es |
dc.subject | Microprocesador | es |
dc.subject | Microcontroladores | es |
dc.title | Diseño y simulación de un microprocesador de propósitos específicos (ASIP) utilizando el lenguaje de programación VHDL | es |
dc.type | info:eu-repo/semantics/bachelorThesis | es |
thesis.degree.name | Ingeniero Electrónico | es |
thesis.degree.grantor | Universidad Nacional de Ingeniería. Facultad de Ingeniería Eléctrica y Electrónica | es |
thesis.degree.level | Título Profesional | es |
thesis.degree.discipline | Ingeniería Electrónica | es |
thesis.degree.program | Ingeniería | es |
Aparece en las colecciones: | Ingeniería Electrónica |
Ficheros en este ítem:
Fichero | Descripción | Tamaño | Formato | |
---|---|---|---|---|
piscoya_su.pdf | 5,96 MB | Adobe PDF | Visualizar/Abrir |
Este ítem está sujeto a una licencia Creative Commons Licencia Creative Commons
Indexado por: